产品简介
ADIC100LP5结合外部环路滤波器和外部基准频率使用时,可实现小数N分频或整数N分频锁相环(PLL)频率综合器。
ADIC100LP5具有一个集成压控振荡器(VCO),其基波输出频率范围为2990 MHz
至4400 MHz。此外,利用1/2/4/8/16 分频
电路 , 用 户 可 以 产 生 低 至180.6 MHz的
RF输出频率。对于要求隔离的应用,RF输出级可以实现静音。静音功能可以通过软件控制。同时提供辅助RF输出,且不用时可以关断。
所有片内寄存器均通过简单的三线式串行接口进行控制。该器件采用3.0 V-3.6 V电源供电,不用时可以关断。
性能特点
· 频率覆盖范围:125 MHz 至 4200 MHz
· 基波输出:2000 MHz 至 4200 MHz
· 可编程的分频输出:1/2/4/8/16
· 整数和小数 N 分频频率合成器
· 具有低相位噪声的 VCO
· 典型抖动:<0.4 ps rms
· 基波噪声:-76 至 -81 dBc/Hz @10 kHz;
-120 至 -127 dBc/Hz @1 MHz
· 电源:3.0 V 至 3.6 V
· 可编程双模预分频器:4/5或8/9
· 三线式串行接口
· RF输出静音功能
· 可编程的输出功率
· 模拟和数字锁定检测
· 工作温度:-45 ℃ 至 85 ℃
电性能表
参数
|
最小值
|
典型值
|
最大值
|
单位
|
条件/注释
|
REFIN特性
输入频率
输入灵敏度
输入电容
输入电流
|
10
2.5
|
10
|
100
AVDD
±60
|
MHz
V p-p
pF
uA
|
如果f< 10 MHz, 确保压摆率大于
21V/us
AVDD/2偏置
|
鉴相器
鉴相器频率
|
|
4
|
80
|
MHz
|
为保证低至2000 MHz频率输出,
推荐使用4 MHz鉴相。
|
电荷泵
ICP级/源电流
高值
低值
吸电流与源电流匹配
ICP与VCP
ICP与温度
|
|
5
0.312
1
1.5
2
|
|
mA
mA
%
%
%
|
0.5 V ≤ VCP ≤ 2.5 V
0.5 V ≤VCP ≤ 2.5 V
VCP= 2.0 V
|
逻辑输入
输入高电压VINH
输入低电压VINL
输入电流IINH/IINL
输入电容CIN
|
1.5
|
3.0
|
0.6
±1
|
V
V
uA
pF
|
|
逻辑输出
输出高电压VOH
输出高电流IOH
输出低电压VOL
|
DVDD-
|
0.4
|
500
0.4
|
V
mA
V
|
选择CMOS输出
IOL= 500 uA
|
电源
AVDD
DVDD, VVCO, SDVDD, VP
DIDD+ AIDD
输出分频器
IVCO
IRFOUT
|
3.0
|
AVDD
21
6 to 24
65
15
|
3.6
27
75
35
|
V
mA
mA
mA
mA
|
这些电压必须等于AVDD
每个二分频输出消耗6 mA
RF输出级可编程
|
RF输出特性
最大VCO输出频率
最小VCO输出频率
使用分频器时最小VCO输出频率
VCO灵敏度
最小VCO调谐电压
最大VCO调谐电压
|
2000
186.8
|
33
0.5
2.5
|
4200
|
MHz
MHz
MHz
MHz/V
V
V
|
2000 MHz基波输出,选择16分频
|
噪声特性
PLL相位噪声特性
PFD频率引起的杂散信号
使能RF静音时的信号电平
|
|
-88
-108
-131.49
-89
-90
-127
-70
-40
|
|
dBc/Hz
dBc/Hz
dBc/Hz
dBc/Hz
dBc/Hz
dBc/Hz
dBc
dBm
|
10KHz偏移、2000 MHz载波
100 KHz偏移、2000 MHz载波
1 MHz偏移、2000MHz 载波
10KHz偏移、2400MHz 载波
100KHz偏移、2400MHz载波
1 MHz偏移、2400MHz载波
|
ADIC100LP5产品手册
|